واحد تولید آدرس
واحد تولید آدرس (AGU)، که بعضاً واحد محاسبه آدرس (ACU) نیز نامیده میشود،[۱] یک واحد اجرایی در داخل واحدهای پردازش مرکزی (CPU) است که آدرسهای مورد استفاده CPU برای دسترسی به حافظه اصلی را محاسبه میکند. با انجام محاسبات آدرس توسط مدارهای جداگانه ای که بهطور موازی با بقیه پردازنده کار میکنند، میتوان تعداد چرخههای پردازنده مورد نیاز برای اجرای دستورالعملهای مختلف دستگاه را کاهش داد و این کار باعث بهبود عملکرد میشود.[۲][۳]
در حین انجام عملیات مختلف، پردازندهها باید آدرسهای حافظه مورد نیاز برای واکشی دادهها از حافظه را محاسبه کنند. به عنوان مثال، موقعیتهای حافظه عناصر آرایه باید قبل از اینکه پردازنده بتواند دادهها را از مکانهای واقعی حافظه دریافت کند، محاسبه شود. آن محاسبات تولید آدرس شامل عملیات محاسبات عدد صحیح مختلفی مثل جمع، تفریق، عملیات مدول یا تغییر بیت است. اغلب، محاسبه آدرس حافظه شامل بیش از یک دستورالعمل ماشین آلات عمومی است که لزوماً سریع رمزگشایی و اجرا نمیشوند. با ادغام AGU در طراحی CPU، همراه با معرفی دستورالعملهای تخصصی که از AGU استفاده میکنند، محاسبات مختلف تولید آدرس از سایر پردازندهها خارج میشود و اغلب میتوانند به سرعت در یک چرخه واحد پردازنده اجرا شوند.[۲][۳]
قابلیتهای AGU به CPU خاص و معماری آن بستگی دارد؛ بنابراین، بعضی از AGUها عملیات محاسبه آدرس بیشتری را پیادهسازی و در معرض دید قرار میدهند، در حالی که برخی از آنها دستورالعملهای تخصصی پیشرفته تری را نیز شامل میشوند که میتوانند به صورت همزمان با چندین عملوند کار کنند.[۲][۳] بعلاوه، برخی از معماریهای پردازنده شامل چندین واحد پردازنده مرکزی است بنابراین بیش از یک عملیات محاسبه آدرس میتواند بهطور همزمان اجرا شود و با بهرهگیری از ماهیت فوق العاده طراحی پیشرفته پردازنده، بهبود عملکرد بیشتری را به همراه دارد. به عنوان مثال، اینتل چندین AGU را در ریز معماری Sandy Bridge و Haswell خود گنجانده است، که با اجازه دادن به چندین دستورالعمل دسترسی به حافظه بهطور موازی، پهنای باند زیر سیستم حافظه CPU را افزایش میدهد.[۴][۵][۶]
جستارهای وابسته
[ویرایش]- واحد منطق حسابی (ALU) – یک مدار دیجیتال که عملیات منطقی و منطقی بیتی را روی اعداد باینری عدد صحیح انجام میدهد
- واحد شناور (FPU) – همان ALU است اما برای اعداد با شناور
- واحد ذخیره بار
- بولدوزر (ریز معماری) – میکرو معماری CPU دیگری که شامل AGUهای متعدد است که توسط AMD توسعه یافتهاست.
- تغییر نام رجیسترها – تکنیکی که از رجیسترهای CPU استفاده مجدد میکند و از سریال سازی غیرضروری عملیات برنامه جلوگیری میکند
- ایستگاه رزرواسیون – یک ویژگی CPU که اجازه میدهد در هنگام دور زدن رجیسترهای CPU از نتایج عملیات مختلف استفاده شود
- واحد اجرایی
منابع
[ویرایش]- ↑ Cornelis Van Berkel; Patrick Meuwissen (ژانویه ۱۲, ۲۰۰۶). "Address generation unit for a processor (US 2006010255 A1 patent application)". google.com. Retrieved December 8, 2014.
- ↑ ۲٫۰ ۲٫۱ ۲٫۲ "Chapter 4: Address Generation Unit (DSP56300 Family Manual)" (PDF). ecee.colorado.edu. سپتامبر ۱۶, ۱۹۹۹. Archived from the original (PDF) on 29 March 2018. Retrieved December 8, 2014.
- ↑ ۳٫۰ ۳٫۱ ۳٫۲ Darek Mihocka (دسامبر ۲۷, ۲۰۰۰). "Pentium 4: Round 1 – Intel blows the lead". emulators.com. Retrieved December 8, 2014.
- ↑ David Kanter (سپتامبر ۲۵, ۲۰۱۰). "Intel's Sandy Bridge Microarchitecture: Memory Subsystem". realworldtech.com. Retrieved December 8, 2014.
- ↑ David Kanter (نوامبر ۱۳, ۲۰۱۲). "Intel's Haswell CPU Microarchitecture: Haswell Memory Hierarchy". realworldtech.com. Retrieved December 8, 2014.
- ↑ Per Hammarlund (August 2013). "Fourth-Generation Intel Core Processor, codenamed Haswell" (PDF). hotchips.org. p. 25. Archived from the original (PDF) on 5 July 2016. Retrieved December 8, 2014.
پیوند به بیرون
[ویرایش]- واحد تولید آدرس در خانواده Motorola DSP56K، ژوئن ۲۰۰۳، موتورولا
- واحد تولید آدرس در برنامههای DSP، سپتامبر ۲۰۱۳، توسط Andreas Ehliar
- علوم کامپیوتر از پایین ، فصل 3. معماری کامپیوتر، سپتامبر ۲۰۱۳، توسط ایان ویناند